intTypePromotion=1
zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn
ADSENSE

Hệ thống phần mềm FPGA

Xem 1-18 trên 18 kết quả Hệ thống phần mềm FPGA
  • Mục tiêu nghiên cứu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.

    pdf165p gaupanda012 03-02-2024 11 5   Download

  • Mục tiêu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.

    pdf27p gaupanda012 03-02-2024 12 3   Download

  • Luận án Tiến sĩ Kỹ thuật "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" trình bày các nội dung chính sau: Phát triển thiết kế phần cứng / phần mềm các thuật toán điều khiển FOC dựa trên nền tảng FPGA; Thiết kế chip điều khiển mạch vòng dòng điện FOC cho động cơ xoay chiều ba pha dựa trên FPGA; Thiết kế cấu trúc điều khiển bền vững cho động cơ đồng bộ nam châm vĩnh cửu sử dụng thuật toán điều khiển kháng nhiễu.

    pdf165p vijeff 01-12-2023 12 6   Download

  • Bài viết Đánh giá bộ phân xử mức ưu tiên cố định và Round Robin trên phần cứng FPGA Spartan 3E tiến hành thiết kế bộ phân xử mức ưu tiên cố định và bộ phân xử Round Robin thực hiện hoạt động phân xử cho bốn Master và một Slave. Hai bộ phân xử sẽ được tổng hợp thiết kế bằng ngôn ngữ mô tả phần cứng Verilog trên phần mềm Xilinx ISE Design Suite 14.7. Thiết kế của hai bộ phân xử sau khi tổng hợp sẽ được kiểm tra và đánh giá bằng các testcase để so sánh về thuật toán và tốc độ phân xử.

    pdf15p viwmotors 02-12-2022 39 5   Download

  • Mục tiêu của luận văn là thiết kế bộ điều khiển Mờ lai để điều khiển tốc độ động cơ một chiều. Mô phỏng hệ thống điều khiển tốc độ động cơ một chiều sử dụng bộ điều khiển Mờ lai trên phần mềm MATLAB-simulink để kiểm chứng tính đúng của bộ điều khiển đã thiết kế. Mời các bạn tham khảo!

    pdf101p douluocontinent 13-07-2021 29 7   Download

  • Trong hệ thống điều khiển vòng kín cho động cơ, khâu điều khiển dòng điện thường được thiết kế là vòng trong cùng, bên ngoài là các vòng tốc độ và vị trí. Vì vậy, vòng điều khiển dòng điện đáp ứng đầu ra thường không cần các điều kiện biên. Hầu hết các bộ điều khiển hiện nay, ba vòng này được thực hiện trên phần mềm, dẫn đến khối lượng tính toán nhiều, thuật toán phức tạp và làm quá trình đáp ứng chậm. Do đó, bộ điều khiển dòng được thực hiện cứng hoá nhằm tăng khả năng đáp ứng và giảm tải cho CPU là mục tiêu bài viết này.

    pdf8p vivirginia2711 09-12-2020 37 3   Download

  • Trong đề tài này sẽ có ba phần chính là tìm hiểu về một hệ thống và các bước xử lý ảnh số cơ bản hiện nay, tìm hiểu về công nghệ FPGA và kiến trúc của nó, tích hợp thuật toán xử lý ảnh lên hệ thống FPGA cụ thể là bo mạch Artix-7 AC701 và mô phỏng đưa ra một số kết quả đã thực thi được.

    pdf65p tamynhan0 04-07-2020 48 8   Download

  • VHDL là một ngôn ngữ mô tả phần cứng (HDL) được sử dụng để mô tả một hệ thống thiết kế logic. Được dùng trong thiết kế CPLD hoặc FPGA, phần mềm sẽ nạp chương trình vào CPLD hoặc FPGA để có được một hệ thống logic mà chúng ta đã thiết kế. Mời các bạn cùng tìm hiểu ngôn ngữ này qua phần 1 tài liệu Thiết kế vi mạch dựa trên ngôn ngữ VHDL.

    pdf183p thuongdanguyetan05 15-07-2019 106 30   Download

  • Bài viết đề xuất thực hiện một bộ bảo mật dữ liệu IPSec trên FPGA Xilinx Virtex-6. Giao thức bảo mật IP (IPSec) là một giao thức quan trọng trong giao thức bảo mật mạng được sử dụng trong lớp IP. Thông thường các bộ bảo mật IPSec đều được thực hiện bằng phần mềm như trên Windows hoặc Linux, trong IPSec các bộ xử lý, mã hóa và xác thực chiếm nhiều thời gian xử lý của CPU do đó rất khó thực hiện hệ thống IPSec tốc độ cao.

    pdf10p viuzumaki2711 09-05-2019 58 3   Download

  • Nội dung của bài viết bao gồm: Phần 1 trình bày phương pháp thiết kế hệ thống nhúng, giải thuật phần mềm để phát hiện, xử lý ảnh và điều khiển, Phần 2 đánh giá kết quả thực nghiệm. Kết luận và kiến nghị được trình bày ở Phần 3.

    pdf9p thuynguyen2994 13-08-2018 59 6   Download

  • Khóa luận tốt nghiệp Điện tử viễn thông: Thực hiện hệ thống MIMO STBC trên Board FPGA Arria V được thực hiện nhằm tìm hiểu về cấu trúc và cách nạp một thiết kế lên Board, thiết kế thử nghiệm hệ thống MIMO trên nền DSP Builder và kiểm tra đánh giá hệ thống.

    pdf80p nvhon210392 06-01-2015 203 41   Download

  • FPGA là gì ? FPGA là viết tắt của thuật ngữ tiếng anh “Field programmable Gate Array”, nghĩa là Mảng cổng lập trình được dạng trường. FPGA thuộc họ ASIC lập trình được * Ý nghĩa và vai trò...Ngôn ngữ VHDL được cung cấp để hổ trợ phát triển các hệ thống phần cứng dựa trên các loại mạch(chip) tích hợp tốc độ cao(VHSIC-Very High Speed Integrated Circuit). Việc sử dụng các loại chíp...

    ppt19p nhatquangdt5 22-11-2012 240 85   Download

  • TÓM TẮT: Nội dung bài báo là thiết kế hệ thống trên một linh kiện logic khả trình (FPGA) dùng cho các ứng dụng xử lý ảnh thời gian thực. Để thực hiện điều này, chúng tôi thiết kế một số bộ gia tốc (Accelerator) để tăng tốc độ xử lý kết hợp với một số kỹ thuật xử lý đặc biệt (như truy xuất bộ nhớ trực tiếp – DMA, nhiều Master…). Kết quả được thử nghiệm trên DSP Development Kit sử dụng FPGA Stratix EP2S60F1020C4 của hãng Altera [1] dùng các phần mềm SoPC Builder,...

    pdf10p nhqkhtn 19-10-2012 133 29   Download

  • Viết chương trình dịch 8 led từ trái sang phải và ngược lại 1. Mô hình Dùng chương trình Graphic Editor của phần mềm Maxplus có hỗ trợ một số IC đơn giản như: các cổng, IC đếm, đa hợp… và có thể mô phỏng chương trình đã biên soạn. Như bài bên dưới, ta đưa ra mô hình gồm IC đếm 4 bit và IC giải mã 74LS138. Khi có xung thì bộ đếm 4 bit sẽ bắt đầu đếm từ 0000 đến 1111 nhưng ta chỉ cần đếm từ 000 đến 111 nên chỉ chọn 3 ngõ ra...

    pdf12p zeroduong13 16-11-2010 131 25   Download

  • Max+Plus II cho phép chúng ta soạn thảo project với hai dạng sau: - Dạng text (chương trình có dạng văn bảng được thiết kế bằng ngôn ngữ VHDL, AHDL, Verilog). - Dạng Graphic (mạch điện). 1. Soạn thảo một project dạng Text Sau khi cài phần mềm Max+Plus II và setup licence xong, ta khởi động Max+Plus II bằng cách nhấp vào biểu tượng Max+Plus II. Hay vào start=program=Max+plus II 10.2 Baseline= Max+plus II 10.2 Baseline. Khi đó màn hình sẽ xuất hiện cửa sổ: Nhấp vào option để khai báo đường dẫn licence: Nhấp chọn license setup và chọn đường...

    pdf6p zeroduong13 16-11-2010 182 50   Download

  • Cấu hình cho các linh kiện trên các mạch phụ thuộc vào sự thiết lập các jumper trên mạch và JTAG tuỳ ý trong phần mềm MAX+PLUS II, kết nối cáp tải ByteBlaster II đến cổng song song của máy tính và bộ nối JTAG_IN trên các mạch. Trong phần này ta sẽ Chỉ cấu hình cho EPM7128S Chỉ cấu hình cho EPF10K70 Cấu hình cho cả EPM7128S và EPF10K70 Kết nối nhiều mạch UP với nhau trong một chain 1. Cấu hình cho EPM7128S Nếu chỉ cấu hình cho EPM7128S thì ta thực hiện các...

    pdf9p zeroduong13 16-11-2010 131 38   Download

  • Mạch UP2 được thiết kế để đáp ứng nhu cầu của các trường đại học trong việc giảng dạy thiết kế logic với các công cụ phát triển và các thiết bị logic có thể lập trình được (PLDs). Mạch UP2 hoạt động dựa vào chip FLEX10K và chip MAX7000. Khi được sử dụng với phần mềm MAX + PLUS II, mạch cung cấp nền tảng mạnh hơn cho các thiết kế logic số đang sử dụng công cụ phát triển theo chuẩn công nghiệp và các PLD. Mạch UP2 hỗ trợ cả bảngdò tìm (LUT) cơ bản và giới...

    pdf11p zeroduong13 16-11-2010 181 50   Download

  • Phần mềm tiện ích XSTOOL Hiện nay XILINX cung cấp các công cụ cho việc lập trình họ FPGAs và CPLDs. Một vài phiên bản gần đây của phần mềm XILINX tạo ra các file dạng bitstream tương thích với mạch XS40. XESS corp. cung cấp thêm tiện ích XSTOOLs cho việc giao tiếp một máy tính với một mạch XS40. Phần mềm tiện ích XSTOOL này bao gồm các chức năng sau: Kiểm tra mạch Lập trình tạo tần số cho bộ dao động trên mạch Download các thiết kế vào KIT Nạp dữ liệu...

    pdf10p zeroduong13 16-11-2010 188 63   Download

CHỦ ĐỀ BẠN MUỐN TÌM

TOP DOWNLOAD
320 tài liệu
1236 lượt tải
207 tài liệu
1455 lượt tải
ADSENSE

nocache searchPhinxDoc

 

Đồng bộ tài khoản
2=>2