Tích hợp trên FPGA
-
Đánh giá các phương pháp điều khiển biến tần ba pha và sử dụng FPGA trong điều chế vector không gian
Bài viết Đánh giá các phương pháp điều khiển biến tần ba pha và sử dụng FPGA trong điều chế vector không gian trình bày và đánh giá một số phương pháp điều khiển biến tần ba pha. Các kỹ thuật này được kiểm chứng thông qua kết quả mô phỏng trên phần mềm Matlab-Simulink và thực nghiệm trên card FPGA Spartan 3E ứng dụng phương pháp điều chế vector không gian điều khiển biến tần ba pha.
6p visaleen 30-10-2022 15 3 Download
-
Kiến trúc bộ nhân được thiết kế dựa trên thuật toán CORDIC góc xoay thích nghi sử dụng Chip FPGA Stratix IV của Altera và tổng hợp SOTB công nghệ 65nm để xây dựng và kiểm tra. Trên chip FPGA, tần số hoạt động của bộ nhân là 107.4 MHz, tốc độ thực thi hệ thống là 17.56 triệu mẫu trên giây (Mega-Sample per second – MSps) và tài nguyên được sử dụng là 7,750 ALUTs và 625 thanh ghi. Mặt khác, tổng hợp ASIC sử dụng 16,858 standard cells trên 83,777µm2 diện tích chip, đạt được tần số là 163 MHz và tốc độ hệ thống là 26.66 MSps.
6p viclerkmaxwel 16-02-2022 55 2 Download
-
Trong bài viết này, ngoài việc giới thiệu về thuật toán mã khối song song BM123-128, chúng tôi tập trung mô tả cách thức mô phỏng thuật toán này trên Chip FPGA Virtex-6 số hiệu XC6VLX240T nhờ sự hỗ trợ của phần mềm Xillinx 14.7.
8p vivelvet2711 06-09-2021 32 3 Download
-
Đề tài tập trung nghiên cứu thiết kế một máy tính nhúng dựa trên nền tảng vi xử ARM có tích hợp core FPGA nhằm phục vụ cho công tác nghiên cứu phát triển và giảng dạy các ngành học về hệ thống nhúng và thiết kế vi mạch. Có thể cài đặt hệ điều hành Linux trên máy tính nhúng.
31p elysadinh 07-06-2021 54 11 Download
-
Bài viết trình bày thiết kế và thực thi một mô-đun phần cứng thực hiện tính tích chập hai chiều để ứng dụng trong xử lý hình ảnh tốc độ cao. Mô-đun tích chập hai chiều được phát triển bằng ngôn ngữ mô tả phần cứng VHDL, được tổng hợp trên board phát triển PYNQ-Z2 của hãng Xilinx, và được đóng gói thành thư viện phần cứng để sử dụng trong môi trường phát triển ứng dụng Python cho các ứng dụng liên quan.
6p kequaidan10 04-03-2021 60 2 Download
-
Trong đề tài này sẽ có ba phần chính là tìm hiểu về một hệ thống và các bước xử lý ảnh số cơ bản hiện nay, tìm hiểu về công nghệ FPGA và kiến trúc của nó, tích hợp thuật toán xử lý ảnh lên hệ thống FPGA cụ thể là bo mạch Artix-7 AC701 và mô phỏng đưa ra một số kết quả đã thực thi được.
65p tamynhan0 04-07-2020 48 8 Download
-
Luận án được nghiên cứu với mục tiêu nhằm Nghiên cứu các thuật toán mật mã khối, một số giao thức bảo mật dữ liệu thời gian thực, cơ sở lý thuyết về thiết kế thuật toán mật mã khối. Trên cơ sở đó đề xuất một số thuật toán mật mã khối phù hợp, an toàn và đảm bảo có hiệu quả tích hợp cho phần cứng chuyên dụng dạng VLSI (FPGA, ASIC).
142p cotithanh999 05-05-2020 54 4 Download
-
Mục tiêu chính của luận án là đề xuất hướng nghiên cứu thuật toán mật mã mới, thay thế cho các thuật toán mật mã hiện nay đang dùng trong các giao thức bảo mật dữ liệu thời gian thực trên mạng IP. Các thuật toán này có khả năng tích hợp cao trên các nền tảng phần cứng chuyên dụng dạng VLSI (FPGA, ASIC) làm cơ sở nền tảng cho thiết kế, chế tạo các thiết bị bảo mật dữ liệu thời gian thực trên mạng IP.
26p cotithanh999 05-05-2020 32 3 Download
-
Trong bài viết này sẽ trình bày vấn đề sử dụng mạng chuyển vị-thay thế điều khiển được (CSPN) dựa trên lớp phần tử điều khiển được (CE) F2/2 để xây dựng các thuật toán mật mã khối hiệu năng cao khi cài đặt trên FPGA. Dựa trên CE F2/2 để xây dựng một họ thuật toán mật mã khối tốc độ cao mới (TMN64 và TMN128).
10p viengland2711 23-07-2019 56 2 Download
-
Bài viết trình bày việc tích hợp bộ điều khiển động cơ một chiều không cổ góp (BLDC) trên cơ sở các lõi sở hữu trí tuệ FPGA (IP core). Bộ điều khiển được tích hợp có độ tin cậy cao, hiệu quả tương đương với các bộ Driver nhập từ nước ngoài.
6p visumika2711 17-07-2019 56 1 Download
-
Bài báo trình bày các phân tích về nguyên lý hoạt động khối logic khối điện tử nguyên mẫu của cơ cấu phóng khí cụ bay, mô phỏng hoạt động và các trường hợp xử lý của nó cũng như trình bày một phương án thiết kế mới khối logic dựa trên vi mạch tích hợp cao FPGA.
8p minhxaminhyeu4 15-07-2019 75 3 Download
-
Trong bài báo này chúng tôi đề xuất giải pháp thiết kế máy tính nhúng có tích hợp FPGA nhằm giải quyết hạn chế trên. Với thiết kế này các công việc phức tạp cần tốc độ xử lý có thể được chuyển sang thực thi trên FPGA. Một hệ xử lý truyền thông thời gian thực cũng được thực thi thử nghiệm trên máy tính nhúng để đánh giá hiệu năng của thiết kế.
5p caplock2711 22-02-2019 73 4 Download
-
Bài báo trình bày phương pháp phân tích và tổng hợp các bộ điều khiển số động cơ một chiều không tiếp xúc 3 pha để đưa ra các hàm điều khiển logic và cấu trúc của thiết bị điều khiển trên cơ sở ứng dụng công nghệ FPGA/CPLD.
4p uocvongxua10 18-09-2015 85 4 Download
-
FPGA là gì ? FPGA là viết tắt của thuật ngữ tiếng anh “Field programmable Gate Array”, nghĩa là Mảng cổng lập trình được dạng trường. FPGA thuộc họ ASIC lập trình được * Ý nghĩa và vai trò...Ngôn ngữ VHDL được cung cấp để hổ trợ phát triển các hệ thống phần cứng dựa trên các loại mạch(chip) tích hợp tốc độ cao(VHSIC-Very High Speed Integrated Circuit). Việc sử dụng các loại chíp...
19p nhatquangdt5 22-11-2012 240 85 Download
-
Ngôn ngữ VHDL được cung cấp để hổ trợ phát triển các hệ thống phần cứng dựa trên các loại mạch(chip) tích hợp tốc độ cao(VHSIC-Very High Speed Integrated Circuit). Việc sử dụng các loại chíp kiểu này đã thay thế dần các IC logic mà thường được sử dụng trong việc thiết kế mạch số, đem lại nhiều lợi ích và thuần tiện trong việc phát triển các hệ thống số mà phương thức thiết mạch số truyền thống khó hoặc không thể thực hiện được....
50p abcdef_6 05-07-2011 565 183 Download
-
Đầu tiên ngõ vào cao và thấp (IN HI và IN LO) không nối các chân và phần bên trong gắn đến COMMON, sau đó các Cref sẽ thay đổi Vref, CAZ bù cho Voffset của mạch đệm khuếch đại, mạch tích phân và mạch so sánh. Trong suốt quá trình tích hợp tín hiệu, các vòng A-Z mở, lúc đó các tín hiệu IN HI và IN LO được nối với các chân ngoài. Khi đó bộ đảo sẽ tích phân tín hiệu giữa IN HI và IN LO trong khoảng thời gian xác định. Nếu trong chế...
11p zeroduong13 16-11-2010 118 31 Download
-
tổng hợp tất cả các thiết kế đối với họ FPGA, CPLD hoặc ASIC của các hãng như: Xilinx, Altera, Quicklogic, Atmel, …. Nó đưa ra các sơ đồ thiết kế, các thiết kế bằng ngôn ngữ Verilog và VHDL, chương trình gỡ lỗi (register transfer level) để tổng hợp logic, tối ưu hóa những ràng buộc cơ bản, phân tích định thời, đóng gói place and route và kiểm tra lại sơ đồ. LeonardoSpectrum có khả năng định cấu hình ở ba mức khác nhau: Mức 1: là một công nghệ FPGA riêng dễ sử dụng, công cụ...
10p zeroduong13 16-11-2010 255 70 Download
-
Giới thiệu về Avalon Bus Avalon Bus là một hệ thống giao tiếp đơn giản được Altera thiết kế nhằm giúp người học về FPGA dễ dàng kết nối các thiết bị của hệ thống được thiết kế trong FPGA. Avalon là môt thành phần không thể thiếu trong các hệ thống tích hợp trên một chip khả trình ( SOPC) Avalon được thiết kế để có thể hoạt động ở 2 môi trường là môi trường truyền tốc độ cao, và môi trường ứng dụng ánh xạ bộ nhớ có tốc độ thấp hơn. Tùy vào mỗi ứng...
13p longmontran 15-01-2010 319 66 Download